Altera助推客户启动14 nm Stratix 10 FPGA和SoC设计

分享到:
173
下一篇 >

2014年8月5号,北京——Altera公司(Nasdaq: ALTR)今年早些时候宣布了早期客户基准测试结果获得成功,在此基础上,今天发布面向Stratix® 10 FPGA和SoC的早期试用设计软件,这是业界**款针对14-nm FPGA的设计软件。客户现在可以启动自己的Stratix 10 FPGA设计,采用Stratix 10 HyperFlex体系结构和Intel 14 nm三栅极工艺,率先体验内核性能两倍的提高。在这一设计软件中,Altera引入了Hyper-Aware设计流程,包括**的快速前向编译功能,支持客户快速研究设计性能,实现性能突破。

随着Stratix 10 FPGA在内核性能上的大幅度突破,用户现在可以利用**的HyperFlex体系结构,进一步提高设计性能,获得前一代FPGA体系结构无法实现的性能突破。开发的快速前向编译功能将客户设计性能提高了两倍,针对性能瓶颈,逐步提供详细的改进建议,从而帮助用户快速进行改进。用户可以采用快速前向编译功能所提供的建议,估算出设计的Fmax (*大工作频率)。采用这一**的设计流程,快速前向编译功能更有利于客户提高Stratix 10 FPGA设计总体性能,快速实现时序收敛。

Altera**FPGA**市场经理Jordon Inkeles说:“我们目前提供的Stratix 10设计工具帮助客户采用业界性能*好的下一代FPGA和SoC以*快的速度将产品推向市场。快速前向编译功能与Stratix 10 HyperFlex体系结构相结合,客户将性能提高了两倍,同时节省了几个星期到数月的工程开发时间。”

以前,为实现性能目标,用户通常需要多次进行耗时的设计迭代,包括尝试各种设计优化,重新运行所有的FPGA编译,确定设计修改是否有效。而采用快速前向编译功能,用户能够获得详细的设计优化指南,估算出设计Fmax,以充分发挥HyperFlex体系结构的优势。由此,客户会更好的确定在哪方面加大投入开发才能*有效的突破性能,从而提高设计性能和吞吐量。结果,Stratix 10 FPGA客户以更少的设计迭代次数实现了性能目标,很容易将内核性能提高两倍。

Stratix 10 FPGA和SoC简介

Stratix 10 FPGA和SoC设计支持*先进的高性能应用,包括,通信、**、广播以及计算机和存储市场等领域,同时降低了系统功耗。Stratix 10 FPGA和SoC采用HyperFlex体系结构和Intel 14 nm三栅极工艺,内核性能比前一代高性能可编程器件平均提高了两倍。HyperFlex是Altera为Stratix 10器件提供的下一代内核架构——是FPGA业界过去十年中*显著的体系结构**,支持传统FPGA体系结构无法实现的应用。对于功耗预算非常严格的高性能系统,与Stratix V FPGA相比,Stratix 10器件帮助客户将功耗降低了70%。Stratix 10 FPGA和SoC实现了业界*高水平的集成度,包括:

· 密度*高的单片器件,有四百多万个逻辑单元。

· 单精度、硬核浮点DSP性能优于10 TeraFLOP。

· 串行收发器带宽比前一代FPGA高4倍,包括了28-Gbps背板收发器,以及56-Gbps收发器通路。

· 高性能、四核64位ARM Cortex-A53处理器系统。

· 多管芯解决方案,在一个封装中集成了DRAM、SRAM、ASIC、处理器以及模拟组件。

供货信息

客户现在可以通过参加Altera的Stratix 10早期试用计划,使用Stratix 10 FPGA设计软件。已经参加了早期试用计划的客户可以联系当地的Altera销售代表,申请软件许可。关于Stratix 10 FPGA和SoC相关的其他信息,或者希望加入早期试用计划,请联系您当地的Altera销售代表。

Altera简介

Altera®的可编程解决方案帮助电子系统设计人员快速高效地实现**,突出产品优势,赢得市场竞争。Altera提供FPGA、SoC、CPLD和ASIC,以及电源管理等互补技术,为全世界的客户提供高价值解决方案。

你可能感兴趣: 可编程逻辑 图片 Altera FPGA SOC
无觅相关文章插件,快速提升流量